Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Architecture VLSI pour système sur puce (SOC) pour la compression d'image
Details
La croissance rapide des applications d'imagerie numérique, notamment la publication assistée par ordinateur, le multimédia, la téléconférence et la télévision haute définition (TVHD), a accru le besoin de techniques de compression d'image efficaces et normalisées. Ces techniques sont devenues plus populaires grâce à la technologie des systèmes sur puce (SOC), qui permet de réduire les exigences en matière de puissance, de surface, de délai et de coût. Les données multimédia non compressées (graphiques, audio et vidéo) nécessitent une capacité de stockage et une largeur de bande de transmission considérables. Le signal vidéo numérisé est compressé en utilisant la DHT, la DCT, la DFT, la DST et leurs combinaisons avec la DHT. La transformée discrète de Hartley est utilisée comme transformée de base en raison de sa réversibilité ; d'autres noyaux de transformation peuvent donc être développés à partir de la DHT. L'architecture est développée en utilisant le langage descriptif matériel Verilog et a été testée pour des images fixes. Les résultats de la simulation montrent que la transformée hybride DHT+DCT atteint un taux de compression de 81% en utilisant l'architecture proposée. La puissance, le délai et la surface de la transformée hybride DHT+DCT ont également été calculés. Le travail peut être étendu pour dériver une nouvelle transformée à noyau unique qui pourrait être moins complexe.
Autorentext
Le Dr. P. John Paul a 32 ans d'expérience en tant qu'universitaire, chercheur et administrateur, dont 5 ans d'expérience industrielle dans le domaine des systèmes VLSI et embarqués. Il est actuellement directeur de MRCE, Hyderabad. Sa contribution comprend la supervision de doctorats, des brevets, 12 livres, 24 revues et 15 conférences dans le domaine des systèmes VLSI et embarqués.
Klappentext
La croissance rapide des applications d'imagerie numérique, notamment la publication assistée par ordinateur, le multimédia, la téléconférence et la télévision haute définition (TVHD), a accru le besoin de techniques de compression d'image efficaces et normalisées. Ces techniques sont devenues plus populaires grâce à la technologie des systèmes sur puce (SOC), qui permet de réduire les exigences en matière de puissance, de surface, de délai et de coût. Les données multimédia non compressées (graphiques, audio et vidéo) nécessitent une capacité de stockage et une largeur de bande de transmission considérables. Le signal vidéo numérisé est compressé en utilisant la DHT, la DCT, la DFT, la DST et leurs combinaisons avec la DHT. La transformée discrète de Hartley est utilisée comme transformée de base en raison de sa réversibilité ; d'autres noyaux de transformation peuvent donc être développés à partir de la DHT. L'architecture est développée en utilisant le langage descriptif matériel Verilog et a été testée pour des images fixes. Les résultats de la simulation montrent que la transformée hybride DHT+DCT atteint un taux de compression de 81% en utilisant l'architecture proposée. La puissance, le délai et la surface de la transformée hybride DHT+DCT ont également été calculés. Le travail peut être étendu pour dériver une nouvelle transformée à noyau unique qui pourrait être moins complexe.
Weitere Informationen
- Allgemeine Informationen
- Sprache Französisch
- Autor John Paul Pulipati
- Titel Architecture VLSI pour système sur puce (SOC) pour la compression d'image
- Veröffentlichung 26.04.2022
- ISBN 6204607758
- Format Kartonierter Einband
- EAN 9786204607757
- Jahr 2022
- Größe H220mm x B150mm x T8mm
- Gewicht 191g
- Anzahl Seiten 116
- Herausgeber Editions Notre Savoir
- GTIN 09786204607757