Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Multiplexeur (MUX) Additionneur sélectif à report libre
Details
Ce livre présente un additionneur à sélection de porteuse (CSA) sans multiplexeur (MUX) utilisant le circuit logique Premier Zéro Trouvé (FZF). Nous avons modifié le système de telle sorte que le bloc RCA du deuxième étage et le MUX de l'étage final sont éliminés par le circuit logique FZF, ce qui devrait améliorer les performances et les paramètres respectifs. Sur la base de l'analyse et de l'observation des résultats obtenus, on constate une amélioration majeure de la puissance et de la surface. La conception du CSA sans MUX permet d'économiser en moyenne 41,45%, 48,26%, 52,21%, 33,82% de la surface, de la puissance de fuite, de la puissance et du PDP respectivement, mais le retard augmente de 38,59% par rapport à la conception conventionnelle du CSA. Tous les circuits sont implémentés dans Cadence virtuoso en utilisant la technologie de processus CMOS 180nm.
Autorentext
Shivendra Pandey travaille comme consultant SAP chez AtoS Global IT Solution, en Inde, et a également travaillé pour un client à Singapour. Il a obtenu un M.Tech en technologie VLSI de l'Université professionnelle de Lovely, Punjab, Inde et un B.Tech en ingénierie électronique et de communication du Collège d'ingénierie de Rewa, Rewa, Inde.
Weitere Informationen
- Allgemeine Informationen
- Sprache Französisch
- Titel Multiplexeur (MUX) Additionneur sélectif à report libre
- Veröffentlichung 12.12.2022
- ISBN 6205440776
- Format Kartonierter Einband (Kt)
- EAN 9786205440773
- Jahr 2022
- Größe H220mm x B150mm x T4mm
- Autor Shivendra Pandey
- Untertitel Additionneur conomie d'nergie et d'espace en technologie CMOS
- Gewicht 96g
- Anzahl Seiten 52
- Herausgeber Editions Notre Savoir
- GTIN 09786205440773