Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Ausführung und Analyse der Ausführung von Aufgaben außerhalb der Reihenfolge in MPSoCs
Details
Die Kommunikationsstruktur zwischen den Subsystemen kann zu Beginn des Designprozesses durch die Verwendung von Simulationsmodellen auf drei verschiedenen Abstraktionsebenen optimiert werden. Einige Fälle von Designschleifen können durch diese Erkundungsmethode vermieden werden. Anhand der Fallstudie Motion-JPEG wird der gesamte Kommunikationserkundungsprozess Schritt für Schritt veranschaulicht. Die experimentellen Ergebnisse zeigen, dass die Kommunikation zwischen Subsystemen im Vergleich zur zyklusgenauen Simulation auf höheren Abstraktionsebenen gut optimiert und bewertet werden kann. In diesem Projekt wurde eine Lösung für ein Klassifizierungsproblem entwickelt, das für die optimierte Paketzuweisung zu verschiedenen Datenpfaden innerhalb eines System-on-Chip (SoC) Netzwerkprozessors verwendet wird. Auf der Grundlage einer Spezifikation des Anwendungsfalls für unseren Klassifikator wurde der Heterogeneous Decision Graph Algorithm (HDGA) abgeleitet, ein heuristischer Ansatz zur Erstellung eines Entscheidungsbaumklassifikators, der externe Nachschlageergebnisse für bestimmte Regeltypen integriert. Es wurden verschiedene Parameter zur Optimierung des vorgeschlagenen Entscheidungsbaums ausgewertet und Simulationsergebnisse vorgelegt, um die Skalierbarkeit von HDGA für typische Problemgrößen zu zeigen. Dieses Projekt wird mit den Ergebnissen einer Implementierung auf unserer FPGA-Plattform abgeschlossen.
Autorentext
R. Arun Prasath, Dozent am Fachbereich für Elektronik und Nachrichtentechnik am Regionalcampus der Anna University in Madurai. Er promoviert derzeit am Fachbereich für Informations- und Nachrichtentechnik. Zu seinen Forschungsinteressen gehören VLSI-Design mit geringem Stromverbrauch, analoges VLSI-Design und drahtlose Sensornetzwerke.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786208353810
- Sprache Deutsch
- Größe H220mm x B150mm x T5mm
- Jahr 2024
- EAN 9786208353810
- Format Kartonierter Einband
- ISBN 978-620-8-35381-0
- Veröffentlichung 05.12.2024
- Titel Ausführung und Analyse der Ausführung von Aufgaben außerhalb der Reihenfolge in MPSoCs
- Autor Arun Prasath R , Ganesh Kumar P
- Untertitel Forschungsperspektive
- Gewicht 113g
- Herausgeber Verlag Unser Wissen
- Anzahl Seiten 64
- Genre Bau- & Umwelttechnik