Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
BIST mit geringem Stromverbrauch für VLSI-Digitalschaltungen
Details
In den letzten Jahren hat der Stromverbrauch als eines der Hauptanliegen der VLSI-Entwickler an Bedeutung gewonnen. Der Hauptgrund für diesen Trend war die Verbreitung batteriebetriebener tragbarer Computergeräte und drahtloser Kommunikationssysteme. Für diese neue Klasse batteriebetriebener Geräte ist der durchschnittliche Stromverbrauch entscheidend, da er die Batterielebensdauer bestimmt. Ein starker Druck zur Reduzierung der Verlustleistung kommt auch von Herstellern von High-End-Systemen. Beim digitalen VLSI weisen die Schaltungen mit irreversibler Logik aufgrund der ungleichen Anzahl von Ein- und Ausgängen eine höhere Verlustleistung auf. Aufgrund dieser nicht übereinstimmenden Anzahl von Ein- und Ausgängen entsteht für jedes Informationsverlustbit ein Energieverlust von KTln2 Joule, wobei K die Boltzmann-Konstante (1,38 x 10-23 Joule/Kelvin) und T die absolute Temperatur in 0 K ist. Eine alternative Möglichkeit, bei VLSI eine geringe Leistung zu erzielen, ist die Verwendung reversibler Logik. Die reversible Logik reduziert die Verlustleistung, indem sie über die gleiche Anzahl von Ein- und Ausgängen verfügt, ohne dass Bitinformationen verloren gehen. Daher werden in dieser Arbeit verschiedene digitale Schaltungen wie Decoder, Encoder, Prioritätsencoder, Multiplexer, Demultiplexer, ALU und Multiplikatoren verwendet.
Autorentext
La dott.ssa Y.Syamala, PhD, attualmente lavora come professoressa e responsabile del dipartimento di Internet degli oggetti, presso il Seshadri Rao Gudlavalleru Engineering College, Gudlavalleru. Syamala.Y ha conseguito il B.E. e il M.E. presso la Bharathiyar University e la Anna University rispettivamente nel 2001 e nel 2005. Ha conseguito il dottorato di ricerca presso la JNTUH di Hyderabad nel 2014.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786207317974
- Sprache Deutsch
- Größe H220mm x B150mm x T16mm
- Jahr 2024
- EAN 9786207317974
- Format Kartonierter Einband
- ISBN 978-620-7-31797-4
- Veröffentlichung 04.04.2024
- Titel BIST mit geringem Stromverbrauch für VLSI-Digitalschaltungen
- Autor Yarlagadda Syamala
- Untertitel Umkehrbare Logik
- Gewicht 399g
- Herausgeber Verlag Unser Wissen
- Anzahl Seiten 256
- Genre Bau- & Umwelttechnik