Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Conception d'un additionneur à faible consommation pour VLSI
Details
Ce travail propose un additionneur approximatif économe en énergie qui fournit une addition à faible consommation et à haute performance sans dégradation sévère de la qualité. L'additionneur proposé introduit une logique approximative efficace en termes de surface qui est utilisée pour additionner les bits les moins significatifs de l'additionneur. L'efficacité de l'additionneur est analysée par rapport aux additionneurs précis et approximatifs bien connus en mettant en oeuvre Tanner et MATLAB. Les résultats de la simulation montrent que l'additionneur proposé est plus performant que l'additionneur existant et qu'il peut être appliqué efficacement aux applications qui peuvent tolérer une petite quantité d'erreurs.
Autorentext
Dr. Manish Jain Associate Professor EEE Department, Mandsaur University, Mandsaur, promovierte 2015 in Elektronik und Kommunikation. Er verfügt über eine reiche Lehrerfahrung von 21 Jahren und arbeitete in verschiedenen renommierten Engg. Colleges. Er hat 30 Artikel in internationalen Zeitschriften veröffentlicht.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786209147104
- Herausgeber Editions Notre Savoir
- Anzahl Seiten 56
- Genre Économie
- Untertitel DE
- Autor Manish Jain , Bhagwat Kakde
- Größe H220mm x B150mm
- Jahr 2025
- EAN 9786209147104
- Format Kartonierter Einband
- ISBN 978-620-9-14710-4
- Veröffentlichung 23.10.2025
- Titel Conception d'un additionneur à faible consommation pour VLSI
- Sprache Französisch