Conception d'une SRAM à faible fuite

CHF 52.45
Auf Lager
SKU
VBEEE0PA9HG
Stock 1 Verfügbar
Geliefert zwischen Mo., 02.03.2026 und Di., 03.03.2026

Details

La plupart des recherches sur la consommation d'énergie des circuits se sont concentrées sur la puissance de commutation et la puissance dissipée par le courant de fuite a été un domaine relativement mineur. Cependant, dans le processus VLSI actuel, le courant sous le seuil devient l'un des principaux facteurs de la consommation d'énergie, en particulier dans les mémoires haut de gamme. Pour réduire la puissance de fuite dans la SRAM, la méthode de gestion de la puissance peut être appliquée et l'une des principales techniques de gestion de la puissance est l'utilisation de transistors de veille pour contrôler le courant de sous-seuil. Dans ce projet, des tensions de seuil doubles sont adoptées ; les cellules SRAM normales ont des tensions de seuil inférieures et les tensions de seuil supérieures contrôlent les transistors dormants. La taille des transistors dormants peut être choisie en fonction du courant le plus défavorable et est appliquée à chaque bloc.

Autorentext

O Sr. Rajan Prasad Tripathi trabalha como Professor Assistente no Departamento de Engenharia Electrónica e de Comunicação, Amity School of Engineering and Technology. O Sr. Rahul Kumar Verma trabalha como Professor Assistente no Departamento de Engenharia Electrónica e de Comunicação, Escola de Engenharia e Tecnologia da Amity.


Klappentext

La plupart des recherches sur la consommation d'énergie des circuits se sont concentrées sur la puissance de commutation et la puissance dissipée par le courant de fuite a été un domaine relativement mineur. Cependant, dans le processus VLSI actuel, le courant sous le seuil devient l'un des principaux facteurs de la consommation d'énergie, en particulier dans les mémoires haut de gamme. Pour réduire la puissance de fuite dans la SRAM, la méthode de gestion de la puissance peut être appliquée et l'une des principales techniques de gestion de la puissance est l'utilisation de transistors de veille pour contrôler le courant de sous-seuil. Dans ce projet, des tensions de seuil doubles sont adoptées ; les cellules SRAM normales ont des tensions de seuil inférieures et les tensions de seuil supérieures contrôlent les transistors dormants. La taille des transistors dormants peut être choisie en fonction du courant le plus défavorable et est appliquée à chaque bloc.

Weitere Informationen

  • Allgemeine Informationen
    • GTIN 09786205915264
    • Herausgeber Editions Notre Savoir
    • Anzahl Seiten 56
    • Genre Technologie
    • Autor Rajan Prasad Tripathi , Rahul Kumar Verma
    • Größe H220mm x B150mm
    • Jahr 2023
    • EAN 9786205915264
    • Format Kartonierter Einband
    • ISBN 978-620-5-91526-4
    • Titel Conception d'une SRAM à faible fuite
    • Sprache Französisch

Bewertungen

Schreiben Sie eine Bewertung
Nur registrierte Benutzer können Bewertungen schreiben. Bitte loggen Sie sich ein oder erstellen Sie ein Konto.
Made with ♥ in Switzerland | ©2025 Avento by Gametime AG
Gametime AG | Hohlstrasse 216 | 8004 Zürich | Schweiz | UID: CHE-112.967.470
Kundenservice: customerservice@avento.shop | Tel: +41 44 248 38 38