Conception de décaleurs de niveau à faible puissance et à haute vitesse pour les systèmes multi-VDD

CHF 52.45
Auf Lager
SKU
VT0I6NIGLG1
Stock 1 Verfügbar
Geliefert zwischen Mi., 04.03.2026 und Do., 05.03.2026

Details

La consommation d'énergie et les performances de vitesse des circuits VLSI peuvent être optimisées par un certain nombre de méthodologies, les méthodologies qui impliquent la réduction de la tension d'alimentation sont considérées comme des techniques efficaces et efficientes, car la diminution de la tension d'alimentation entraîne une réduction des performances de vitesse et de la consommation d'énergie de la conception VLSI. La meilleure approche, appelée Clustered Voltage Scaling, consiste à sectoriser l'ensemble de la conception en différents blocs ou îlots de tension et tous les blocs sensibles à la vitesse sont exploités avec la tension centrale VDDH pour atteindre la performance de vitesse et les blocs ou îlots sensibles à la faible vitesse peuvent être exploités avec une tension d'alimentation inférieure VDDL pour réduire la consommation d'énergie. Les circuits d'interface clés dans les conceptions multi-alimentations sont les décaleurs de niveau de tension (LS). Les LS agissent comme des traducteurs de tension entre les blocs ou îlots de tension VDDL et VDDH. Ce livre traite du développement de LS à haute performance, capables de passer d'une basse tension à une haute tension et vice versa, en fonction de la tension d'entrée, avec une consommation d'énergie et un délai réduits.

Autorentext

O Dr. Srinivasulu Gundala é Professor na Faculdade de Engenharia Lakireddy Bali Reddy, Mylavaram, Krishna Dt. Andhra Pradesh, Índia. Ele tem 15 anos de experiência de ensino no programa de Engenharia Electrónica e de Comunicação.


Klappentext

La consommation d'énergie et les performances de vitesse des circuits VLSI peuvent être optimisées par un certain nombre de méthodologies, les méthodologies qui impliquent la réduction de la tension d'alimentation sont considérées comme des techniques efficaces et efficientes, car la diminution de la tension d'alimentation entraîne une réduction des performances de vitesse et de la consommation d'énergie de la conception VLSI. La meilleure approche, appelée Clustered Voltage Scaling, consiste à sectoriser l'ensemble de la conception en différents blocs ou îlots de tension et tous les blocs sensibles à la vitesse sont exploités avec la tension centrale VDDH pour atteindre la performance de vitesse et les blocs ou îlots sensibles à la faible vitesse peuvent être exploités avec une tension d'alimentation inférieure VDDL pour réduire la consommation d'énergie. Les circuits d'interface clés dans les conceptions multi-alimentations sont les décaleurs de niveau de tension (LS). Les LS agissent comme des traducteurs de tension entre les blocs ou îlots de tension VDDL et VDDH. Ce livre traite du développement de LS à haute performance, capables de passer d'une basse tension à une haute tension et vice versa, en fonction de la tension d'entrée, avec une consommation d'énergie et un délai réduits.

Weitere Informationen

  • Allgemeine Informationen
    • GTIN 09786204530529
    • Herausgeber Editions Notre Savoir
    • Anzahl Seiten 56
    • Genre Technologie
    • Autor Srinivasulu Gundala
    • Größe H220mm x B150mm
    • Jahr 2022
    • EAN 9786204530529
    • Format Kartonierter Einband
    • ISBN 978-620-4-53052-9
    • Titel Conception de décaleurs de niveau à faible puissance et à haute vitesse pour les systèmes multi-VDD
    • Sprache Französisch

Bewertungen

Schreiben Sie eine Bewertung
Nur registrierte Benutzer können Bewertungen schreiben. Bitte loggen Sie sich ein oder erstellen Sie ein Konto.
Made with ♥ in Switzerland | ©2025 Avento by Gametime AG
Gametime AG | Hohlstrasse 216 | 8004 Zürich | Schweiz | UID: CHE-112.967.470
Kundenservice: customerservice@avento.shop | Tel: +41 44 248 38 38