Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Dual-Core-RISC-Prozessor mit konfigurierbarer Hardware unter Verwendung von VERILOG
Details
Dieses Buch schlägt den Entwurf und die Architektur eines dynamisch skalierbaren Dual-Core-Pipeline-Prozessors vor. Die Methodik des Entwurfs besteht in der Kernfusion zweier Prozessoren, wobei zwei unabhängige Kerne dynamisch zu einer größeren Verarbeitungseinheit umgewandelt werden können oder als separate Verarbeitungselemente verwendet werden können, um eine hohe sequentielle Leistung und eine hohe parallele Leistung zu erzielen. Der Prozessor bietet zwei Ausführungsmodi. Modus 1 ist der Multiprogrammierungsmodus für die Ausführung von Befehlsströmen mit geringerer Datenbreite, d. h. jeder Kern kann einzeln 16-Bit-Operationen ausführen. In diesem Modus wird die Leistung durch die parallele Ausführung von Befehlen in beiden Kernen auf Kosten der Fläche verbessert. In Modus 2 sind beide Prozessorkerne gekoppelt und verhalten sich wie eine einzige Verarbeitungseinheit mit hoher Datenbreite, d. h. sie können 32-Bit-Operationen ausführen. Um diesen Modus zu realisieren, ist eine zusätzliche Kommunikation zwischen den Kernen erforderlich. Der Modus kann dynamisch umgeschaltet werden, sodass dieser Prozessor mit einem einzigen Design mehrere Funktionen bieten kann. Das Design und die Verifizierung des Prozessors wurden erfolgreich mit Verilog auf der Xilinx 14.1-Plattform durchgeführt. Der Prozessor wurde sowohl in der Simulation als auch in der Synthese mit Hilfe von Testprogrammen verifiziert.
Autorentext
Ich habe meinen Master of Technology am NIT Bhopal und meinen Bachelor of Technology mit Auszeichnung an der RTU Kota absolviert. Derzeit arbeite ich im Bereich GPU (Graphical Processor Unit). Mein Forschungsgebiet ist VLSI-Architektur und Bildverarbeitung.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786209220456
- Sprache Deutsch
- Genre Ausbildung, Beruf & Karriere
- Größe H220mm x B150mm x T5mm
- Jahr 2025
- EAN 9786209220456
- Format Kartonierter Einband
- ISBN 978-620-9-22045-6
- Titel Dual-Core-RISC-Prozessor mit konfigurierbarer Hardware unter Verwendung von VERILOG
- Autor Nishant Kumar , Ekta Aggrawal
- Untertitel DE
- Gewicht 125g
- Herausgeber Verlag Unser Wissen
- Anzahl Seiten 72