Energieeffiziente Designtechniken für FPGAs

CHF 55.15
Auf Lager
SKU
1UJVKGRU8VN
Stock 1 Verfügbar
Geliefert zwischen Mi., 25.02.2026 und Do., 26.02.2026

Details

In diesem Buch haben wir einen 64-Bit-Decoder, einen IoT-fähigen Decoder (Internet of Things), einen energieeffizienten Ampelcontroller, sensorbasierte automatische Barrieren an öffentlichen Bahnübergängen, einen mobilen Ladungssensor mit LVCMOS-IO-Standard, eine biomedizinische Armbanduhr, einen Unicode-Leser für Griechisch, Latein und Sindhi, eine Digitaluhr und einen FIR-Filter mit Verilog entworfen. Dabei verwenden wir Designziel, Kapazitätsskalierung, Frequenzskalierung, thermisch orientierten Designansatz, Clock Gating, Spannungsskalierung, LVCMOS-IO-Standards, HSTL-IO-Standards und SSTL-IO-Standards. Wir verwenden die neuesten Virtex-6-, Kintex-7- und Artix-7-FPGAs auf Basis der 28-nm- und 40-nm-Technologie. Wir verwenden XPower Analyzer für die Leistungsabschätzung und Xilinx für die Simulation der Hardwarebeschreibungssprache. Zusammenfassend haben wir mehr als 10 verschiedene Schaltungen und 10 verschiedene energieeffiziente Techniken behandelt, die Forschern und Lernenden helfen werden, diese Techniken zu erlernen und in ihren eigenen Entwürfen anzuwenden, um energieeffiziente Entwürfe mit Verilog zu erstellen.

Autorentext

Shivani Madhok è vicedirettrice del Gyancity Research Lab. Ha lavorato con ricercatori di oltre 11 paesi e ha pubblicato 22 articoli di ricerca su Springer, conferenza internazionale sponsorizzata dall'IEEE. È stata invitata dall'Organizzazione per la ricerca e lo sviluppo della difesa (DRDO) del governo indiano a presentare la sua ricerca.

Weitere Informationen

  • Allgemeine Informationen
    • GTIN 09786200684370
    • Sprache Deutsch
    • Genre Sonstige Technikbücher
    • Größe H220mm x B150mm x T9mm
    • Jahr 2025
    • EAN 9786200684370
    • Format Kartonierter Einband
    • ISBN 978-620-0-68437-0
    • Veröffentlichung 03.10.2025
    • Titel Energieeffiziente Designtechniken für FPGAs
    • Autor Shivani Madhok , Bishwajeet Pandey
    • Untertitel Ziel eines energiesparenden Designs mit Kapazittsskalierung, thermischer Optimierung, HSTL, SSTL und LVCMOS-IO-Standard sowie Frequenzskalierung
    • Gewicht 221g
    • Herausgeber Verlag Unser Wissen
    • Anzahl Seiten 136

Bewertungen

Schreiben Sie eine Bewertung
Nur registrierte Benutzer können Bewertungen schreiben. Bitte loggen Sie sich ein oder erstellen Sie ein Konto.
Made with ♥ in Switzerland | ©2025 Avento by Gametime AG
Gametime AG | Hohlstrasse 216 | 8004 Zürich | Schweiz | UID: CHE-112.967.470
Kundenservice: customerservice@avento.shop | Tel: +41 44 248 38 38