Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Entwurf eines Addierers mit geringem Stromverbrauch für VLSI
Details
In dieser Arbeit wird ein energieeffizienter Näherungsaddierer vorgeschlagen, der eine stromsparende und leistungsstarke Addition ohne gravierende Qualitätseinbußen ermöglicht. Der vorgeschlagene Addierer führt eine flächeneffiziente Näherungslogik ein, die zum Addieren der niederwertigsten Bits des Addierers verwendet wird. Die Effektivität des Addierers wird im Vergleich zu den bekannten genauen und approximativen Addierern durch die Implementierung in Tanner und MATLAB analysiert. Das Simulationsergebnis zeigt, dass der vorgeschlagene Addierer die bestehenden Addierer übertrifft und effektiv in Anwendungen eingesetzt werden kann, die geringe Fehler tolerieren.
Autorentext
Dr. Manish Jain Associate Professor EEE Department, Mandsaur University, Mandsaur, promovierte 2015 in Elektronik und Kommunikation. Er verfügt über eine reiche Lehrerfahrung von 21 Jahren und arbeitete in verschiedenen renommierten Engg. Colleges. Er hat 30 Artikel in internationalen Zeitschriften veröffentlicht.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786209167577
- Sprache Deutsch
- Genre Sonstige Wirtschaftsbücher
- Größe H220mm x B150mm x T4mm
- Jahr 2025
- EAN 9786209167577
- Format Kartonierter Einband
- ISBN 978-620-9-16757-7
- Veröffentlichung 23.10.2025
- Titel Entwurf eines Addierers mit geringem Stromverbrauch für VLSI
- Autor Manish Jain , Bhagwat Kakde
- Untertitel DE
- Gewicht 102g
- Herausgeber Verlag Unser Wissen
- Anzahl Seiten 56