Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Entwurf eines Multiplizierers mit hoher Geschwindigkeit und geringer Leistung
Details
Die Verlustleistung ist ein kritischer Parameter im modernen VLSI-Bereich. Die zunehmende Geschwindigkeit und Komplexität der heutigen Designs führt zu einem erheblichen Anstieg des Stromverbrauchs von VLSI-Chips (Very Large Scale Integration). Die Multiplikation ist ein wichtiger Bestandteil digitaler Echtzeit-Signalverarbeitungsanwendungen (DSP), die von der digitalen Filterung bis zur Bildverarbeitung reichen.Die Spurious Power Suppression Technique (SPST) verwendet eine Erkennungslogik, um den effektiven Datenbereich von Recheneinheiten zu ermitteln.
Autorentext
Dr.S.Gopalakrishnan, M.E, Ph.D., professeur adjoint, département de l'ECE, CMR College of Engineering &Technology, Hyderabad, Telangana-501401, Inde. Mme G.Sasi,B.E,M.E.,Professeur adjoint,Département de l'ECE,PSNA College of Engineering &Technology,Dindigul, Tamilnadu-624622, Inde.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786204473529
- Sprache Deutsch
- Größe H220mm x B150mm x T4mm
- Jahr 2022
- EAN 9786204473529
- Format Kartonierter Einband
- ISBN 978-620-4-47352-9
- Veröffentlichung 22.02.2022
- Titel Entwurf eines Multiplizierers mit hoher Geschwindigkeit und geringer Leistung
- Autor Gopalakrishnan Subburayalu
- Gewicht 102g
- Herausgeber Verlag Unser Wissen
- Anzahl Seiten 56
- Genre Bau- & Umwelttechnik