Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Gestion de la congestion à faible coût pour les CNO
Details
Les innovations rapides dans la technologie d'intégration des circuits ont permis d'intégrer des milliards de transistors sur une seule puce. Les progrès de la technologie des circuits intégrés ont mis au défi d'extraire le gain maximal de performance des ressources supplémentaires. Ces derniers temps, les architectes informatiques ont préconisé la conception de plusieurs coeurs pour répondre aux besoins de calcul de la prochaine génération. Les puces, équipées d'un grand nombre de coeurs, d'un parallélisme dynamique stimulant et d'une consommation d'énergie modeste, sont proposées pour répondre aux besoins de calcul futurs. Il est intéressant de noter que les performances de l'architecture à plusieurs coeurs dépendent largement de la compétence du réseau d'interconnexion sur la puce. Les réseaux sur puce (NoC) sont devenus l'épine dorsale des architectures multi-coeurs. Néanmoins, les mauvaises performances du réseau dues à la congestion pourraient devenir un obstacle majeur dans les futures conceptions multi-coeurs. Dans la présente recherche, nous étudions les causes de la congestion dans les NoC et facilitons les moyens d'atténuer la menace sur les performances. En particulier, l'objectif de cette recherche est de fournir des solutions de gestion de la congestion rentables et adaptées aux NoCs.
Autorentext
Monobrata Debnath received his M.S. in Computer Engineering and Ph.D. in Electrical Engineering in the year 2010 and 2016 respectively from the University Of Texas at San Antonio, where he is currently working as a research scientist. His research interests include computer architecture, networks-on-chip, IoT and Simultaneous Multi-threading.
Klappentext
Les innovations rapides dans la technologie d'intégration des circuits ont permis d'intégrer des milliards de transistors sur une seule puce. Les progrès de la technologie des circuits intégrés ont mis au défi d'extraire le gain maximal de performance des ressources supplémentaires. Ces derniers temps, les architectes informatiques ont préconisé la conception de plusieurs curs pour répondre aux besoins de calcul de la prochaine génération. Les puces, équipées d'un grand nombre de curs, d'un parallélisme dynamique stimulant et d'une consommation d'énergie modeste, sont proposées pour répondre aux besoins de calcul futurs. Il est intéressant de noter que les performances de l'architecture à plusieurs curs dépendent largement de la compétence du réseau d'interconnexion sur la puce. Les réseaux sur puce (NoC) sont devenus l'épine dorsale des architectures multi-coeurs. Néanmoins, les mauvaises performances du réseau dues à la congestion pourraient devenir un obstacle majeur dans les futures conceptions multi-coeurs. Dans la présente recherche, nous étudions les causes de la congestion dans les NoC et facilitons les moyens d'atténuer la menace sur les performances. En particulier, l'objectif de cette recherche est de fournir des solutions de gestion de la congestion rentables et adaptées aux NoCs.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786204280967
- Genre Informatique et technique
- Anzahl Seiten 84
- Herausgeber Editions Notre Savoir
- Autor Monobrata Debnath , Junghee Lee
- Titel Gestion de la congestion à faible coût pour les CNO
- ISBN 978-620-4-28096-7
- Format Kartonierter Einband
- EAN 9786204280967
- Jahr 2021
- Größe H220mm x B150mm
- Sprache Französisch