Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Low Power Asynchronous Logic design for Viterbi Decoders
Details
This book discusses the design of asynchronous logic and its importance in digital design. Most of the decoders designed and fabricated today are synchronous. The problem of clock skew is a major challenge in the synchronous design. Alternatively, asynchronous systems are becoming familiar as they are not in need of global clock, as these systems are locally synchronized by means of communication protocols. Asynchronous VLSI architecture for a Viterbi decoder is designed using Quasi Delay Insensitive (QDI) templates and Differential Cascode Voltage Switch Logic (DCVSL). It gives an overview of asynchronous implementation.
Autorentext
La dott.ssa T. Kalavathi Devi ha conseguito la laurea e il dottorato di ricerca presso la GCT di Coimbatore. Le sue aree di interesse comprendono la progettazione VLSI, i circuiti a bassa potenza e la progettazione di sistemi elettronici. Ha pubblicato articoli in riviste rinomate e conferenze internazionali. Ha ricevuto il premio per la migliore guida di progetto dall'ISTE di New Delhi e il premio per il miglior ricercatore dall'ASDF.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786139851294
- Genre Elektrotechnik
- Sprache Englisch
- Anzahl Seiten 56
- Größe H220mm x B150mm x T4mm
- Jahr 2018
- EAN 9786139851294
- Format Kartonierter Einband
- ISBN 6139851297
- Veröffentlichung 26.09.2018
- Titel Low Power Asynchronous Logic design for Viterbi Decoders
- Autor T. Kalavathi Devi Sakthivel , Sakthivel Palaniappan
- Gewicht 102g
- Herausgeber LAP LAMBERT Academic Publishing