Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Niedrigstromeffizientes Addiererdesign für VLSI
Details
In diesem Buch wird ein energieeffizienter Näherungsaddierer vorgeschlagen, der eine stromsparende und leistungsstarke Addition ohne gravierende Qualitätseinbußen ermöglicht. Der vorgeschlagene Addierer führt eine flächeneffiziente Näherungslogik ein, die zum Addieren der niederwertigsten Bits des Addierers verwendet wird. Die Effektivität des Addierers wird im Vergleich zu den bekannten exakten und approximativen Addierern analysiert, indem er in Tanner und MATLABT implementiert wird Die größte Herausforderung in der modernen VLSI-Technologie ist die Energieeffizienz aufgrund der erhöhten Funktionalität auf einem einzigen Chip. Die Energieeffizienz kann durch die ungenaue Gestaltung von Schaltkreisen für einen bestimmten Bereich von Anwendungen, die als fehlertolerante Anwendungen bekannt sind, erreicht werden. In diesem Beitrag wird eine energieeffiziente Addierer-Architektur vorgeschlagen, die sowohl bei der Leistung als auch bei der Geschwindigkeit eine enorme Verbesserung erzielt.Die Wirksamkeit des vorgeschlagenen Addierers wird durch die Implementierung der vorgeschlagenen und der bestehenden Addiererarchitektur in MATLAB zur Bewertung der Fehlermetriken und in Tanner zur Bewertung der Designmetriken bewertet. Die Simulationsergebnisse zeigen, dass der vorgeschlagene Addierer bei geringem Genauigkeitsverlust gleichzeitig Leistung, Fläche und Verzögerung erheblich reduziert.
Autorentext
Dr. Manish Jain ist außerordentlicher Professor der EEE-Abteilung der Mandsaur University, Mandsaur. Er erhielt seinen Ph.D. im Jahr 2015 in Elektronik und Kommunikation. Er verfügt über eine reiche Lehrerfahrung von 17 Jahren und arbeitete in verschiedenen renommierten Engg. Hochschulen. Er hat 30 Artikel in internationalen Fachzeitschriften veröffentlicht und einige sind in IEEE-Konferenzberichten aufgeführt.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786207824076
- Sprache Deutsch
- Genre Wirtschafts-Lexika
- Anzahl Seiten 52
- Größe H220mm x B150mm x T4mm
- Jahr 2025
- EAN 9786207824076
- Format Kartonierter Einband
- ISBN 978-620-7-82407-6
- Veröffentlichung 27.05.2025
- Titel Niedrigstromeffizientes Addiererdesign für VLSI
- Autor Manish Jain , Bhagwat Kakde
- Untertitel DE
- Gewicht 96g
- Herausgeber Verlag Unser Wissen