Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Processeur RISC double coeur avec matériel configurable à l'aide de VERILOG
Details
Cet ouvrage propose la conception et l'architecture d'un processeur double coeur en pipeline à évolutivité dynamique. La méthodologie de conception repose sur la fusion des coeurs de deux processeurs, où deux coeurs indépendants peuvent se transformer dynamiquement en une unité de traitement plus grande, ou être utilisés comme éléments de traitement distincts pour atteindre des performances séquentielles et parallèles élevées. Le processeur offre deux modes d'exécution. Le mode 1 est un mode multiprogrammation pour l'exécution de flux d'instructions de faible largeur de données, c'est-à-dire que chaque coeur peut effectuer des opérations 16 bits individuellement. Les performances sont améliorées dans ce mode grâce à l'exécution parallèle des instructions dans les deux coeurs, au détriment de l'espace. Dans le mode 2, les deux coeurs de traitement sont couplés et se comportent comme une seule unité de traitement à largeur de données élevée, c'est-à-dire qu'ils peuvent effectuer des opérations 32 bits. Une communication supplémentaire entre les coeurs est nécessaire pour mettre en oeuvre ce mode. Le mode peut changer de manière dynamique ; ce processeur peut donc offrir plusieurs fonctions avec une conception unique. La conception et la vérification du processeur ont été réalisées avec succès à l'aide de Verilog sur la plateforme Xilinx 14.1. Le processeur a été vérifié à la fois en simulation et en synthèse à l'aide de programmes de test.
Autorentext
J'ai obtenu mon master en technologie à l'Institut national de technologie de Bhopal et ma licence en technologie avec mention à l'Université technique de Rajasthan à Kota. Je travaille actuellement sur les processeurs graphiques (GPU). Mon domaine de recherche est l'architecture VLSI et le traitement d'images.
Klappentext
Cet ouvrage propose la conception et l'architecture d'un processeur double cur en pipeline à évolutivité dynamique. La méthodologie de conception repose sur la fusion des curs de deux processeurs, où deux curs indépendants peuvent se transformer dynamiquement en une unité de traitement plus grande, ou être utilisés comme éléments de traitement distincts pour atteindre des performances séquentielles et parallèles élevées. Le processeur offre deux modes d'exécution. Le mode 1 est un mode multiprogrammation pour l'exécution de flux d'instructions de faible largeur de données, c'est-à-dire que chaque cur peut effectuer des opérations 16 bits individuellement. Les performances sont améliorées dans ce mode grâce à l'exécution parallèle des instructions dans les deux curs, au détriment de l'espace. Dans le mode 2, les deux curs de traitement sont couplés et se comportent comme une seule unité de traitement à largeur de données élevée, c'est-à-dire qu'ils peuvent effectuer des opérations 32 bits. Une communication supplémentaire entre les curs est nécessaire pour mettre en uvre ce mode. Le mode peut changer de manière dynamique ; ce processeur peut donc offrir plusieurs fonctions avec une conception unique. La conception et la vérification du processeur ont été réalisées avec succès à l'aide de Verilog sur la plateforme Xilinx 14.1. Le processeur a été vérifié à la fois en simulation et en synthèse à l'aide de programmes de test.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786209230691
- Anzahl Seiten 68
- Genre Ratings et Loisirs
- Herausgeber Editions Notre Savoir
- Untertitel DE
- Größe H220mm x B150mm
- Jahr 2025
- EAN 9786209230691
- Format Kartonierter Einband
- ISBN 978-620-9-23069-1
- Titel Processeur RISC double coeur avec matériel configurable à l'aide de VERILOG
- Autor Nishant Kumar , Ekta Aggrawal
- Sprache Französisch