Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Reduzierung der Testzeit während des Designs für Testbarkeit
Details
Da die VLSI-Technologie ständig auf kleinere Technologieknoten schrumpft, benötigen wir eine effiziente Testtechnik. Zuverlässigkeit und Testbarkeit sind die wichtigsten Parameter beim heutigen VLSI-Design. Die Verkürzung der Testzeit ist eine große Herausforderung bei der scanbasierten DFT (oder dem Test), da die Sequenz, wenn sie auf eine digitale Schaltung angewendet wird, es automatischen Testgeräten ermöglicht, zwischen dem korrekten Schaltungsverhalten und dem fehlerhaften Schaltungsverhalten zu unterscheiden, das durch Defekte verursacht wird. ATE-Maschinen sind sehr teuer, d.h. (i) eine größere Anzahl von Testmustern erfordert mehr Zeit für die Ausführung, was zu höheren Kosten führt. (ii) mehr Datenarchitektur für kosteneffektive Tests. Ein größeres Mustervolumen erfordert also mehr Speicherkapazität. Ein größeres Mustervolumen erfordert auch mehr Zeit für den Scanvorgang im DUT. Der DFT-Compiler von Synopsys wird zur Erstellung des verifizierten Scan-Designs verwendet. Das ATPG-Tool generiert Vektoren, die das Volumen erkennen können, das mehr Speicherplatz benötigt, was wiederum zu höheren Kosten führt. Das ATPG-Tool generiert später einen Statistikbericht, der uns Informationen zur Fehlerkategorie liefert, die wir interpretieren müssen, um Abdeckungsprobleme zu beheben. Hauptaugenmerk liegt auf der Verbesserung der Testzeit durch die Neuanordnung der Scan-Zellen.
Autorentext
El profesor Yogesh Parmar ha completado el ME en el campo de la Ingeniería Electrónica y de Comunicaciones de la Universidad Tecnológica de Gujarat, Vadodara, Gujarat.El Dr. Haresh A. Suthar ha completado el BE- Electrónica, ME- Control Automático y Robótica y el doctorado en el campo de Control y Optimización de la M.S.University of Baroda, Vadodara, Gujarat.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786204420172
- Sprache Deutsch
- Größe H220mm x B150mm x T4mm
- Jahr 2022
- EAN 9786204420172
- Format Kartonierter Einband
- ISBN 978-620-4-42017-2
- Veröffentlichung 21.01.2022
- Titel Reduzierung der Testzeit während des Designs für Testbarkeit
- Autor Yogeshkumar Parmar , Haresh Suthar , Maharshi Patel
- Untertitel ASIC-Entwurf
- Gewicht 102g
- Herausgeber Verlag Unser Wissen
- Anzahl Seiten 56
- Genre Bau- & Umwelttechnik