Source-Synchronous Networks-On-Chip

CHF 125.15
Auf Lager
SKU
F1V77NLVKLJ
Stock 1 Verfügbar
Geliefert zwischen Mi., 26.11.2025 und Do., 27.11.2025

Details

This book describes novel methods for network-on-chip (NoC) design, using source-synchronous high-speed resonant clocks. It provides circuit-level details of the NoC and includes architectural simulations of the NoC.

Describes novel methods for high-speed network-on-chip (NoC) design Enables readers to understand NoC design from both circuit and architectural levels Provides circuit-level details of the NoC (including clocking, router design), along with a high-speed, resonant clocking style which is used in the NoC Includes architectural simulations of the NoC, demonstrating significantly superior performance over the state-of-the-art Includes supplementary material: sn.pub/extras

Inhalt
Introduction.- Clock Distribution for fast Networks-on-Chip.- Fast Network-on-Chip Design.- Fast On-Chip Data transfer using Sinusoid Signals.- Conclusion and Future Work.

Weitere Informationen

  • Allgemeine Informationen
    • GTIN 09781493948178
    • Lesemotiv Verstehen
    • Genre Electrical Engineering
    • Auflage Softcover reprint of the original 1st edition 2014
    • Sprache Englisch
    • Anzahl Seiten 160
    • Herausgeber Springer New York
    • Größe H235mm x B155mm x T9mm
    • Jahr 2016
    • EAN 9781493948178
    • Format Kartonierter Einband
    • ISBN 1493948172
    • Veröffentlichung 23.08.2016
    • Titel Source-Synchronous Networks-On-Chip
    • Autor Ayan Mandal , Rabi Mahapatra , Sunil P. Khatri
    • Untertitel Circuit and Architectural Interconnect Modeling
    • Gewicht 254g

Bewertungen

Schreiben Sie eine Bewertung
Nur registrierte Benutzer können Bewertungen schreiben. Bitte loggen Sie sich ein oder erstellen Sie ein Konto.
Made with ♥ in Switzerland | ©2025 Avento by Gametime AG
Gametime AG | Hohlstrasse 216 | 8004 Zürich | Schweiz | UID: CHE-112.967.470