Wir verwenden Cookies und Analyse-Tools, um die Nutzerfreundlichkeit der Internet-Seite zu verbessern und für Marketingzwecke. Wenn Sie fortfahren, diese Seite zu verwenden, nehmen wir an, dass Sie damit einverstanden sind. Zur Datenschutzerklärung.
Strukturelle Entwurfssimulation eines fortschrittlichen Hochleistungs-Busprotokolls
Details
Derzeit sind die Probleme in der Industrie auf das Fehlen eines angemessenen Datentransfers zwischen den IP-Kernen auf dem System on Chip (SOC) zurückzuführen. In den letzten Tagen haben die Entwicklung von SOC-Chips und die wiederverwendbaren IP-Cores wegen der geringeren Kosten und der kürzeren Time-to-Market eine höhere Priorität. Dadurch wird das wichtige und sehr sensible Thema der Schnittstellen dieser IP-Cores ermöglicht. Diese Schnittstellen spielen eine wichtige Rolle im SOC und sollten wegen der Kommunikation zwischen den IP-Cores sorgfältig ausgewählt werden. Die Kommunikation zwischen den verschiedenen IP-Kernen sollte einen verlustfreien Datenfluss haben und auch für den Designer flexibel sein. Um dieses Problem zu lösen, werden die Standard-Protokollbusse verwendet, um die beiden IP-Cores miteinander zu verbinden. Hier hängt der Datenverlust von den Standards der verwendeten Protokolle ab. Die meisten IP-Cores von ARM verwenden die AMBA (Advanced Micro Controller Bus Architecture), die über AHB (Advanced High-Performance Bus) verfügt. Dieser Bus hat seine eigenen Vorteile und Flexibilität. Eine vollständige AHB-Schnittstelle wird für Bus-Master, On-Chip-Speicherblöcke, externe Speicherschnittstellen, Peripheriegeräte mit hoher Bandbreite und FIFO-Schnittstellen sowie DMA-Slave-Peripheriegeräte verwendet.
Autorentext
Dr. Shruti Bhargava Choubey und Dr. Abhishek Choubey arbeiten als außerordentliche Professoren in der Abteilung für Elektronik und Kommunikation am Sreenidhi Institute of Science and Technology, Hyderabad, und haben mehr als 50 Forschungsarbeiten veröffentlicht. Rishbh Kurmi ist professioneller technischer Ingenieur bei MNC.
Weitere Informationen
- Allgemeine Informationen
- GTIN 09786204286426
- Genre Sonstige Informatikbücher
- Sprache Deutsch
- Anzahl Seiten 76
- Größe H220mm x B150mm x T5mm
- Jahr 2021
- EAN 9786204286426
- Format Kartonierter Einband
- ISBN 978-620-4-28642-6
- Veröffentlichung 24.11.2021
- Titel Strukturelle Entwurfssimulation eines fortschrittlichen Hochleistungs-Busprotokolls
- Autor Shruti Bhargava Choubey , Abhishek Choubey , Rishabh Singh Kurmi
- Gewicht 131g
- Herausgeber Verlag Unser Wissen